دانلود پایان نامه تشخیص خطاهای منطقی STUCK-AT در مدارات آسنکرون

تشخیص خطاهای منطقی STUCK-AT در مدارات آسنکرون عنوان پایان نامه کارشناسی ارشد مهندسی کامپیوتر گرایش معماری کامپیوتر هست که در توسط مهندس مسعود زمانی و تحت نظر دکتر حسین پدرام نگارش یافته است.

این پایان نامه در اسفند ۸۶ در دانشکده مهندسی کامپیوتر دانشگاه صنعتی امیرکبیر تهران دفاع و مورد پذیرش قرار گرفته است.

چکیده تشخیص خطاهای منطقی STUCK-AT در مدارات آسنکرون

طراحی مدارات به روش آسنکرون، می تواند منجر به کاهش توان مصرفی و افزایش پایداری مدار درمقایسه با مدارات سنکرون شود.

با این وجود، وجود دو مسئله در مورد مدارت آسنکرون، مانع از گسترش آنها در طراحی های دیجیتال گردیده است.

این دو مشکل را می توان در پیچیدگی روند طراحی این مدارات و تست آنها بیان کرد.

برای حل مشکل پیچیدگی روال طراحی این مدارات، روش های مختلفی ارائه گردیده است، که یکی از کاراترین راه
حل ها سنتز این مدارات با الگوهای از پیش طراحی شده می باشد. ولی متاسفانه تحقیقات محدودی در زمینه تست
مدارات آسنکرون مبتنی برالگو انجام پذیرفته است.

مدارات آسنکرون

لذا ما در این پروژه قصد داریم با بررسی رفتار خطا الگوهای از پیش طراحی شده ی PCFB(Pre-Charged Full Buffer( و PCHB (Pre-Charged Half Buffer) مداراتی را معرفی کنیم که قابلیت تست این مدارات را افزایش دهند.

در کنار این هدف با بررسی خطا در مدارات QDI(Quasi Delay Insensitive) مداراتی را نیز به عنوان مدارات جامع و قابل استفاده در تمام مدارات آسنکرون QDI معرفی کنیم.

از دیگر دست آوردهای این پروژه معرفی ابزار شبیه سازی خطا، مناسب برای مدارات آسنکرون مبتنی بر الگو می باشد.

با این که تمام ابزار ها و مدارات معرفی شده بر اساس ابزار سنتز Persia پیاده سازی شده اند، ولی روال کلی آنها سازگار با هر ابزار سنتز مبتنی بر الگو می باشد و قابل پیاده سازی برای دیگر ابزارهای سنتز مبتنی بر الگو می باشند.

دانلود پایان نامه تشخیص خطاهای منطقی STUCK-AT در مدارات آسنکرون

لینک دانلود

ارسال یک پاسخ

آدرس ایمیل شما منتشر نخواهد شد.

+ 40 = 42